最新推出的設(shè)計(jì)流程簡(jiǎn)化了低功耗片上系統(tǒng) (SOC) 的開發(fā)和測(cè)試過程
加州芒廷維尤和上海2月26日電 /新華美通/ -- 為全球半導(dǎo)體設(shè)計(jì)和制造提供軟件和知識(shí)產(chǎn)權(quán)的主導(dǎo)企業(yè)新思科技 (Nasdaq:SNPS) 和世界領(lǐng)先的集成電路芯片代工公司之一,中芯國(guó)際集成電路制造有限公司(“SMIC”,紐約證券交易所:SMI,香港聯(lián)合交易所:0981)今日宣布,共同推出一個(gè)支持層次化設(shè)計(jì)及多電壓設(shè)計(jì)的增強(qiáng)型90納米 RTL-to-GDSII 參考設(shè)計(jì)流程。該流程受益于當(dāng)前先進(jìn)的邏輯綜合、可測(cè)性設(shè)計(jì) (DFT) 和可制造性設(shè)計(jì) (DFM) 技術(shù),其主要特性包括:Design CompilerTM Ultra 產(chǎn)品的拓?fù)渚C合 (topographical synthesis) 技術(shù)、DFT MAX 產(chǎn)品的掃描壓縮技術(shù)以及 IC Compiler 布局與布線 (place-and-route) 產(chǎn)品的關(guān)鍵區(qū)域分析 (Critical Area Analysis) 技術(shù)。這些技術(shù)的完美融合有助于降低片上系統(tǒng) (SoCs) 的實(shí)施和測(cè)試成本。
(Logo: http://ibiyou.cn/sa/200611101605.jpg )
中芯國(guó)際設(shè)計(jì)服務(wù)資深院士 Paul Ouyang 表示:“為了增強(qiáng)我們的90納米參考流程,我們與新思科技進(jìn)行了緊密合作。最新的設(shè)計(jì)迭代過程建立在上述流程的低功耗、DFT 和 DFM 特性的基礎(chǔ)之上。新的流程可以減少綜合迭代次數(shù)并降低測(cè)試成本,讓我們的客戶能夠大幅度降低成本和設(shè)計(jì)風(fēng)險(xiǎn)?!?/p>
增強(qiáng)型參考設(shè)計(jì)流程3.2版以中芯國(guó)際的90納米工藝和新思科技的 Pilot 設(shè)計(jì)環(huán)境為基礎(chǔ),目前已使用專為中芯國(guó)際90納米工藝開發(fā)的 ARM(R) 低功耗設(shè)計(jì)套件在新思科技的 Galaxy(TM) 設(shè)計(jì)平臺(tái)上進(jìn)行了驗(yàn)證。該參考流程采用了 Design Compiler Ultra 的拓?fù)渚C合 (topographical synthesis) 技術(shù),該技術(shù)在綜合階段就可以精確預(yù)測(cè)布局后的時(shí)序、功耗和面積,從而減少邏輯綜合和布局之間的迭代設(shè)計(jì)時(shí)間。用于低功耗設(shè)計(jì)的高級(jí)功能包括電平轉(zhuǎn)換器 (Level shifter) 和隔離單元 (Isolation Cell) 的插入和布局優(yōu)化、多電壓區(qū)域的創(chuàng)建、多電源網(wǎng)絡(luò)的自動(dòng)綜合以及理解多電壓區(qū)域的時(shí)鐘樹綜合。為減少靜態(tài)漏電,該設(shè)計(jì)流程采用了電源閘控 (Power Gating) 技術(shù),可關(guān)閉處于工作狀態(tài)的芯片區(qū)域的電源。DFT MAX 則用以生成掃描壓縮電路,通過減少生產(chǎn)測(cè)試所需的數(shù)據(jù)量和時(shí)間來充分降低測(cè)試成本。該工具還減少了跨電壓域的掃描鏈連接的數(shù)量,從而縮減了電位轉(zhuǎn)換器 (Level Shifter) 或隔離單元 (Isolation Cell) 的數(shù)量來減少 DFT 對(duì)芯片面積的影響。
該參考流程還采用了 IC Compiler 中的關(guān)鍵區(qū)域分析 (CAA) 技術(shù)來確定隨機(jī)顆粒缺陷對(duì)成品率的影響。通過采用 CAA,設(shè)計(jì)人員可以識(shí)別出成品率損失較大的電路結(jié)構(gòu),并在生產(chǎn)前采取糾正措施。該流程中的其它 DFM 功能包括連線過孔的優(yōu)化以及插入填充去耦單元 (filler cell and filler cap)。
新思科技戰(zhàn)略市場(chǎng)發(fā)展副總裁 Rich Goldman 表示:“與中芯國(guó)際的長(zhǎng)期合作使我們能夠通過增強(qiáng)參考流程滿足客戶對(duì) DFT、DFM 和功率管理的不斷變化的需求。與中芯國(guó)際的共同努力使我們能夠向我們共同的客戶提供滿足他們所需的先進(jìn)工具和技術(shù),從而實(shí)現(xiàn)首次即成功的芯片設(shè)計(jì)?!?
供貨情況
參考設(shè)計(jì)流程3.2版現(xiàn)已推出。如需了解更多信息,請(qǐng)聯(lián)系您的中芯國(guó)際客戶經(jīng)理,或發(fā)送電子郵件至:Design_Services@smics.com。
中芯簡(jiǎn)介
中芯國(guó)際集成電路制造有限公司(“中芯國(guó)際”, 紐約證交所股票代碼:SMI,香港聯(lián)合交易所股票代碼:981)總部位于中國(guó)上海,是世界領(lǐng)先的集成電路芯片代工企業(yè)之一,也是中國(guó)內(nèi)地規(guī)模較大、技術(shù)先進(jìn)的集成電路芯片制造企業(yè)。中芯國(guó)際向全球客戶提供0.35微米到65納米及更先進(jìn)的芯片代工服務(wù)。中芯國(guó)際在上海建有三座8吋芯片廠和一座12吋芯片廠。北京建有兩座12吋芯片廠,在天津建有一座8吋芯片廠。中芯國(guó)際還在美國(guó)、意大利、日本提供客戶服務(wù)和設(shè)立營(yíng)銷辦事處,同時(shí)在香港設(shè)立了代表處。此外,中芯在成都建有封裝測(cè)試廠以及有一座代為經(jīng)營(yíng)管理的8吋芯片廠,在武漢有一座代為經(jīng)營(yíng)管理的先進(jìn)的12吋芯片廠。詳細(xì)信息請(qǐng)參考中芯國(guó)際網(wǎng)站 http://www.smics.com 。
新思科技簡(jiǎn)介
新思科技 (Nasdaq: SNPS) 是為全球集成電路設(shè)計(jì)提供電子設(shè)計(jì)自動(dòng)化 (EDA) 軟件工具的主導(dǎo)企業(yè)。公司為全球電子市場(chǎng)提供技術(shù)領(lǐng)先的系統(tǒng)和半導(dǎo)體設(shè)計(jì)與驗(yàn)證平臺(tái)、集成電路制造和生產(chǎn)優(yōu)化解決方案以及半導(dǎo)體知識(shí)產(chǎn)權(quán)和設(shè)計(jì)服務(wù)。這些解決方案有助于開發(fā)和生產(chǎn)復(fù)雜的集成電路和電子系統(tǒng)。通過這些全面的解決方案,新思科技可以幫助設(shè)計(jì)人員和生產(chǎn)商應(yīng)對(duì)包括電源管理在內(nèi)的各項(xiàng)重大挑戰(zhàn),縮短從設(shè)計(jì)到成品的時(shí)間以及從系統(tǒng)到芯片 (system-to-silicon) 的驗(yàn)證時(shí)間。新思科技的總部設(shè)在美國(guó)加利福尼亞州芒廷維尤市 (Mountain View),公司在北美、歐洲、日本和亞洲設(shè)有60多個(gè)辦事處。詳情請(qǐng)?jiān)L問新思科技的網(wǎng)站: http://www.synopsys.com/ 。