omniture

新思科技推出業(yè)界首個面向PCI Express 6.0的完整IP解決方案

面向PCI Express 6.0的DesignWare IP提供64GT/s的數(shù)據(jù)速率,延遲性低,適用于高性能計算、AI和存儲SoC
Synopsys, Inc.
2021-03-22 11:00 7460

加利福尼亞州山景城2021年3月22日 /美通社/ --

要點: 

  • DesignWare控制器、PHY和驗證IP支持PCI Express 6.0規(guī)范中的最新功能,支持早期SoC開發(fā) 
  • 具有新型MultiStream架構(gòu)的低延遲控制器,可提供的數(shù)據(jù)吞吐量是傳統(tǒng)PCI Express控制器的2倍 
  • 5納米工藝中的高性能PHY采用獨特的模擬和DSP技術(shù),可在芯片對芯片、轉(zhuǎn)接卡和背板接口上節(jié)省20%的功耗 
  • 具有全套的協(xié)議、方法和生產(chǎn)率特性,可實現(xiàn)PCI Express 6.0設(shè)計的快速驗證

新思科技(Synopsys, Inc.,納斯達克股票代碼: SNPS)近日宣布推出業(yè)界首個面向PCI Express®(PCIe®)6.0技術(shù)的完整IP核解決方案,其中包括控制器、 PHY和驗證IP,可實現(xiàn)PCIe 6.0片上系統(tǒng)(SoC)設(shè)計的早期開發(fā)?;谛滤伎萍紡V泛部署并經(jīng)過硅驗證的面向PCIe 5.0的DesignWare®IP核,面向PCIe 6.0的全新DesignWare IP核支持標準規(guī)范的最新功能,其中包括64GT/s PAM-4信號傳輸、FLIT模式和L0p功耗狀態(tài)。新思科技的完整IP解決方案可滿足高性能計算、AI和存儲SoC在延遲、帶寬和功耗效率方面不斷提高的要求。


為了實現(xiàn)最低延遲并最大限度地提高所有傳輸規(guī)模的吞吐量,面向PCI Express 6.0的DesignWare控制器采用MultiStream架構(gòu),可提供相當于Single-Stream設(shè)計2倍的性能。該控制器采用1024位架構(gòu),可讓開發(fā)者在1GHz時序收斂的條件下實現(xiàn)64GT/s x 16的帶寬。此外,該控制器還可在處理多個數(shù)據(jù)源以及使用多個虛擬通道時提供最佳流量。為了通過內(nèi)置驗證計劃、序列和功能覆蓋來加快測試平臺的開發(fā),面向PCIe的VC驗證IP采用了本地SystemsVerilog/UVM架構(gòu),只需小量的工作即可完成集成、配置和定制。

新思科技面向PCIe 6.0的DesignWare PHY IP可提供獨特的自適應(yīng)DSP算法,可優(yōu)化模擬和數(shù)字均衡,從而最大限度地提高功耗效率,而不受通道影響。借助正在申請專利的診斷功能,PHY可實現(xiàn)接近零的鏈路關(guān)閉時間。面向PCIe 6.0的DesignWare PHY IP感知布局架構(gòu)可最大限度地減少封裝串擾,并支持針對x16鏈路的密集SoC集成。為基于ADC的架構(gòu)采用優(yōu)化數(shù)據(jù)路徑可實現(xiàn)超低延遲。

新思科技IP營銷和戰(zhàn)略高級副總裁John Koeter表示:“云計算、存儲和機器學習等領(lǐng)先應(yīng)用需要傳輸大量數(shù)據(jù),這要求開發(fā)者以最小的延遲集成最新的高速接口,以滿足這些系統(tǒng)的帶寬需求。通過新思科技面向PCI Express 6.0的完整DesignWare IP解決方案,我們的客戶可以及早開始其基于PCIe 6.0的設(shè)計,并利用新思科技在PCI Express方面的豐富專業(yè)知識和卓越領(lǐng)先地位,加速其在芯片領(lǐng)域的成功之路?!?/p>

Intel技術(shù)計劃總監(jiān)Jim Pappas表示:“PCI Express是歷史上使用最廣泛、可擴展最強的互連技術(shù)。新思科技的最新DesignWare IP是全球生態(tài)系統(tǒng)持續(xù)致力于PCIe 6.0這一重要行業(yè)標準的領(lǐng)先指標,并為PCIe第6代的開發(fā)和未來英特爾平臺上的應(yīng)用奠定了基礎(chǔ)?!?/p>

上市時間和資源 

面向PCIe 6.0早期訪問的DesignWare控制器和PHY IP計劃將于2021年第三季度推出。面向PCIe 6.0的驗證IP現(xiàn)已推出。有關(guān)更多信息,請訪問DesignWare IP for PCIe 6.0。

新思科技DesignWare IP簡介 

新思科技是提供面向片上系統(tǒng) (SoC) 設(shè)計的高質(zhì)量硅驗證IP核解決方案的領(lǐng)先供應(yīng)商。廣義上的DesignWare IP核組合包括邏輯庫、嵌入式存儲器、PVT傳感器、嵌入式測試、模擬IP核、有線和無線接口IP核、安全IP核、嵌入式處理器和子系統(tǒng)。為了加速原型設(shè)計、軟件開發(fā)以及將IP核整合進芯片,新思科技IP核Accelerated計劃提供IP核原型設(shè)計套件、IP核軟件開發(fā)套件和IP核子系統(tǒng)。新思科技對IP核質(zhì)量的廣泛投資、全面的技術(shù)支持以及強大的IP核開發(fā)方法使設(shè)計人員能夠降低整合風險,并加快上市時間。垂詢新思科技DesignWare IP詳情,請訪問https://www.synopsys.com/designware

關(guān)于新思科技 

新思科技(Synopsys, Inc., 納斯達克股票代碼:SNPS)是眾多創(chuàng)新型公司的Silicon to Software?(“芯片到軟件”)合作伙伴,這些公司致力于開發(fā)我們?nèi)粘K蕾嚨碾娮赢a(chǎn)品和軟件應(yīng)用。作為一家被納入標普500強(S&P 500)的公司,新思科技長期以來一直處于全球電子設(shè)計自動化(EDA)和半導體IP產(chǎn)業(yè)的領(lǐng)先地位,并提供業(yè)界最廣泛的應(yīng)用程序安全測試工具和服務(wù)組合。無論您是創(chuàng)建先進半導體的片上系統(tǒng)(SoC)的設(shè)計人員,還是編寫需要更高安全性和質(zhì)量的應(yīng)用程序的軟件開發(fā)人員,新思科技都能夠提供您的創(chuàng)新產(chǎn)品所需要的解決方案。有關(guān)更多信息,請訪問http://www.synopsys.com/zh-cn。

編輯部聯(lián)系人:
Camille Xu
Synopsys, Inc.
wexu@synopsys.com 

Kelly James
Synopsys, Inc. 
kellyj@synopsys.com

消息來源:Synopsys, Inc.
相關(guān)股票:
NASDAQ:SNPS
China-PRNewsire-300-300.png
相關(guān)鏈接:
全球TMT
微信公眾號“全球TMT”發(fā)布全球互聯(lián)網(wǎng)、科技、媒體、通訊企業(yè)的經(jīng)營動態(tài)、財報信息、企業(yè)并購消息。掃描二維碼,立即訂閱!
collection