omniture

新思科技提供業(yè)界首款CXL IP核解決方案 | 美通社

2019-09-18 09:51

 

近日,新思科技宣布推出其用于人工智能、內(nèi)存擴(kuò)展和高端云計(jì)算芯片的完整DesignWare® Compute Express Link (CXL) IP核解決方案,其中包含控制器、PHY和驗(yàn)證IP核。CXL協(xié)議支持芯片與通用加速器、內(nèi)存擴(kuò)展器和智能I/O設(shè)備之間的低延遲數(shù)據(jù)通信,這些設(shè)備需要用于數(shù)據(jù)密集型工作負(fù)載的高性能異構(gòu)計(jì)算。新思科技Designware CXL IP核解決方案符合CXL 1.1規(guī)范,并支持所有三種CXL協(xié)議(cxl.io、cxl.cache、cxl.mem)和設(shè)備類(lèi)型,滿(mǎn)足特定應(yīng)用要求。CXL IP是核在新思科技用于PCI Express 5.0的DesignWare IP核基礎(chǔ)上構(gòu)建而成,已被所有關(guān)鍵市場(chǎng)細(xì)分領(lǐng)域的十幾家領(lǐng)先半導(dǎo)體公司所采用,并已證明與生態(tài)系統(tǒng)中的一系列產(chǎn)品具有良好的互操作性。

新思科技Designware CXL控制器可幫助設(shè)計(jì)師實(shí)現(xiàn)1GHz的時(shí)序收斂,并提供一個(gè)強(qiáng)大的512位架構(gòu),支持X16鏈路以獲得最大的CXL帶寬。此外,CXL控制器還提供可靠性、可用性和可維護(hù)性(RAS)功能,有助于維護(hù)數(shù)據(jù)可靠性,同時(shí)可成功調(diào)試和解決鏈接問(wèn)題。32 GT/s PHY允許具有挑戰(zhàn)性的長(zhǎng)距離應(yīng)用在功率、電壓和溫度(PVT)變化范圍內(nèi)出現(xiàn)超過(guò)36分貝(dB)的信道損耗。符合CXL標(biāo)準(zhǔn)的VC驗(yàn)證IP核使用內(nèi)置序列、檢查,以及所有鏈路配置(最多16個(gè)信道和32 GT/s數(shù)據(jù)速率)的覆蓋,來(lái)驗(yàn)證i/o、內(nèi)存訪(fǎng)問(wèn)和一致性協(xié)議功能。符合CXL標(biāo)準(zhǔn)的SystemVerilog測(cè)試套件可加快驗(yàn)證收斂,并作為源代碼提供。  

(美通社,2019年9月18日加州山景城)